全加器
全加器
继电器
逻辑门
半加器
、全加器
多位二进制加法器
继电器(Electrical Relay)
电磁继电器


接地符号仅代表一个公端,不代表物理接地

继电器作用,一个输入,一个输出

电器符号(缓冲器)

双掷继电器
反向器


缓冲器(Buffer)

逻辑门(Logic Gates)
连接继电器建立逻辑门
最少有两个输入
或门(OR)




与门(AND)





或非门(NOR)



与非门(NAND)




摩根定律是简化布尔表达式的一种重要手段,因此也可以用来简化电路
二进制加法器

一对二进制数相加的结果中具有两个数位,其中一位叫做加法位(sum bit),另一位则叫做进位位(carry bit,例如,1 加 1 等于 0,进位为 1

进位位
与门
加法位


异或门 XOR
若想其输出结果为 1,要么仅让输入 A 为 1,要么仅让输入 B 为 1,两输入端都为 1 则输出为 0


半加器

示意图

将两个二进制数相加,得出一个加法位和一个进位位。但是绝大多数二进制数是多于 1 位的。半加器没有做到的是将之前一次的加法可能产生的进位位纳入下一次运算。
全加器


多位二进制加法器

八位加法器,控制面板


引用
《编码:隐匿在计算机软硬件背后的语言》
评论